TUTORIALES HARDWARE - MICROPROCESADORES INTEL XEON DUAL CORE



FOTOS DEL MICROPROCESADOR INTEL XEON DUAL CORE
PARA SOCKET 771




INTEL PENTIUM XEON 3200

CON BUS DE 800 MHZ


FOTO-SOCKET-771-LGA




Xeon (Socket 771)
Núcleo Intel
Nº de pines, bus, multiplicado y voltaje
Socket
L1/L2/L3 Cache
Transistores
Xeon 5030 MMX SSE SSE2 SSE3(Dempsey)(dual área, Hyperthreading, EM64T, NX bit, VT)Mayo 23, 2006
771 bolas2666MHz (166x16)(Bus de 64 bits quadpumped)?v
Socket 771
2x 16KB datos (8-vías)2x 12k µoperaciones (8-vías)2x 2MB L2 unificada integrada (8-vías)* ?GB cacheable
230 millones0.065µm ancho206mm² área
Xeon 5050 MMX SSE SSE2 SSE3(Dempsey)(dual área, Hyperthreading, EM64T, NX bit, VT)Mayo 23, 2006
771 bolas3000MHz (166x18)(Bus de 64 bits quadpumped)?v
Socket 771
2x 16KB datos (8-vías)2x 12k µoperaciones (8-vías)2x 2MB L2 unificada integrada (8-vías)* ?GB cacheable
230 millones0.065µm ancho206mm² área
Xeon 5060 MMX SSE SSE2 SSE3(Dempsey)(dual área, Hyperthreading, EM64T, NX bit, VT)Mayo 23, 2006
771 bolas3200MHz (266x12)(Bus de 64 bits quadpumped)?v
Socket 771
2x 16KB datos (8-vías)2x 12k µoperaciones (8-vías)2x 2MB L2 unificada integrada (8-vías)* ?GB cacheable
230 millones0.065µm ancho206mm² área
Xeon 5063 MMX SSE SSE2 SSE3(Dempsey)(dual área, Hyperthreading, EM64T, NX bit, VT)Mayo 23, 2006
771 bolas3200MHz (266x12)(Bus de 64 bits quadpumped)?v
Socket 771
2x 16KB datos (8-vías)2x 12k µoperaciones (8-vías)2x 2MB L2 unificada integrada (8-vías)* ?GB cacheable
230 millones0.065µm ancho206mm² área
Xeon 5080 MMX SSE SSE2 SSE3(Dempsey)(dual área, Hyperthreading, EM64T, NX bit, VT)Mayo 23, 2006
771 bolas3733MHz (266x14)(Bus de 64 bits quadpumped)?v
Socket 771
2x 16KB datos (8-vías)2x 12k µoperaciones (8-vías)2x 2MB L2 unificada integrada (8-vías)* ?GB cacheable
230 millones0.065µm ancho206mm² área
Núcleo Intel
Nº de pines, bus, multiplicado y voltaje
Socket
L1/L2/L3 Cache
Transistores
Xeon 5110 MMX SSE SSE2 SSE3(Woodcrest)(dual coe, EM64T)Junio 26, 2006
771 bolas1600MHz (266x6)(Bus de 64 bits quadpumped)?v
Socket 771
2x 32KB datos (8-vías)2x 32KB instrucciones (8-vías)4MB on-Área shared L2 (16-vías)* 64GB cacheable
? millones0.065µm ancho?mm² área
Xeon 5120 MMX SSE SSE2 SSE3(Woodcrest)(dual coe, EM64T)Junio 26, 2006
771 bolas1866MHz (266x7)(Bus de 64 bits quadpumped)?v
Socket 771
2x 32KB datos (8-vías)2x 32KB instrucciones (8-vías)4MB on-Área shared L2 (16-vías)* 64GB cacheable
? millones0.065µm ancho?mm² área
Xeon 5130 MMX SSE SSE2 SSE3(Woodcrest)(dual coe, EM64T)Junio 26, 2006
771 bolas2000MHz (333x6)(Bus de 64 bits quadpumped)?v
Socket 771
2x 32KB datos (8-vías)2x 32KB instrucciones (8-vías)4MB on-Área shared L2 (16-vías)* 64GB cacheable
? millones0.065µm ancho?mm² área
Xeon 5140 MMX SSE SSE2 SSE3(Woodcrest)(dual coe, EM64T)Junio 26, 2006
771 bolas2333MHz (333x7)(Bus de 64 bits quadpumped)?v
Socket 771
2x 32KB datos (8-vías)2x 32KB instrucciones (8-vías)4MB on-Área shared L2 (16-vías)* 64GB cacheable
? millones0.065µm ancho?mm² área
Xeon LV 5148 MMX SSE SSE2 SSE3(Woodcrest)(dual coe, EM64T)Junio 26, 2006
771 bolas2333MHz (333x7)(Bus de 64 bits quadpumped)?v
Socket 771
2x 32KB datos (8-vías)2x 32KB instrucciones (8-vías)4MB on-Área shared L2 (16-vías)* 64GB cacheable
? millones0.065µm ancho?mm² área
Xeon 5150 MMX SSE SSE2 SSE3(Woodcrest)(dual coe, EM64T)Junio 26, 2006
771 bolas2666MHz (333x8)(Bus de 64 bits quadpumped)?v
Socket 771
2x 32KB datos (8-vías)2x 32KB instrucciones (8-vías)4MB on-Área shared L2 (16-vías)* 64GB cacheable
? millones0.065µm ancho?mm² área
Xeon 5160 MMX SSE SSE2 SSE3(Woodcrest)(dual coe, EM64T)Junio 26, 2006
771 bolas3000MHz (333x9)(Bus de 64 bits quadpumped)?v
Socket 771
2x 32KB datos (8-vías)2x 32KB instrucciones (8-vías)4MB on-Área shared L2 (16-vías)* 64GB cacheable
? millones0.065µm ancho?mm² área
Xeon MMX SSE SSE2 SSE3(Woodcrest)(dual coe, EM64T)2006?
771 bolas?MHz (333x?)(Bus de 64 bits quadpumped)?v
Socket 771
2x 32KB datos (8-vías)2x 32KB instrucciones (8-vías)4MB on-Área shared L2 (16-vías)* 64GB cacheable
? millones0.065µm ancho?mm² área

??? MMX SSE SSE2 SSE3(Tigerton)(cuádruple core, EM64T)2007?
771 bolas?MHz (?x?)(Bus de 64 bits quadpumped)?v
Socket 771
2x 32KB datos (8-vías)2x 32KB instrucciones (8-vías)2x ?MB L2 unificada integrada (?-vías)* 64GB cacheable
? millones?µm ancho?mm² área

??? MMX SSE SSE2 SSE3(Clovertown)(cuádruple core, dual área, EM64T)2007?
771 bolas?MHz (?x?)(Bus de 64 bits quadpumped)?v
Socket 771
4x 32KB datos (8-vías)4x 32KB instrucciones (8-vías)2x 4MB on-Área shared L2 (16-vías)* 64GB cacheable
? millones?µm ancho?mm² área

??? MMX SSE SSE2 SSE3(Whitefield)(multi coe, EM64T)2008?
771 bolas?MHz (?x?)(Bus de 64 bits quadpumped)?v
Socket 771
?x 32KB datos (8-vías)?x 32KB instrucciones (8-vías)?MB on-Área shared L2 (?-vías)* 64GB cacheable
? millones0.065µm ancho?mm² área

??? MMX SSE SSE2 SSE3(Dunnington)(multi coe, EM64T)2008?
771 bolas?MHz (?x?)(Bus de 64 bits quadpumped)?v
Socket 771
?x 32KB datos (8-vías)?x 32KB instrucciones (8-vías)?MB on-Área shared L2 (?-vías)* 64GB cacheable
? millones?µm ancho?mm² área

??? MMX SSE SSE2 SSE3(Hapertown)(8 coe, quad área, EM64T)2008?
771 bolas?MHz (?x?)(Bus de 64 bits quadpumped)?v
Socket 771
8x 32KB datos (8-vías)8x 32KB instrucciones (8-vías)?MB on-Área shared L2 (?-vías)* 64GB cacheable
? millones0.045µm ancho?mm² área




0 Response to "TUTORIALES HARDWARE - MICROPROCESADORES INTEL XEON DUAL CORE"

Posting Komentar